W971GG6:
型号 | 电压 | 频率 | 温度 | 结构 |
W971GG6JB | 1.8V±0.1V | 1066/800/667Mbps | 商业级,工业级汽车工业级 | 64Mbit x16 8 Banks |
W971GG6KB | 1.8V±0.1V | 1066/800/667Mbps | 商业级,工业级 | 64Mbit x16 8 Banks |
W971GG6SB | 1.8V±0.1V | 1066/800/667Mbps | 商业级,工业级汽车工业级 | 64Mbit x16 8 Banks |
◆电源供电: VDD, VDDQ = 1.8 V ± 0.1 V
◆双数据速率架构;每个时钟周期的两次数据传输
◆CAS 延迟: 3, 4, 5, 6 和 7
◆连续传输周期数: 4 和 8
◆时钟差输入CLK和/CLK
◆写入数据的掩码(DM)
◆输入命令正边沿触发时钟脉冲, 数据和数据掩码用到/ DQS两端
◆读取延迟 = CAS 延迟 (RL = AL + CL)
◆读写连续传输时自动充电
◆自动刷新和自刷新模式
◆断电时预先充电和低功耗运行
◆写入数据掩码
◆写入延迟=读取延迟- 1 (WL = RL - 1)
◆接口: SSTL_18
W9725G:
型号 | 电压 | 频率 | 温度 | 结构 |
W9725G2JB | 1.8V±0.1V | 800/667Mbps | 商业级 | 8Mbit x32 4 Banks |
W9725G6KB | 1.8V±0.1V | 1066/800/667Mbps | 商业级,工业级汽车工业级 | 16Mbit x16 4 Banks |
◆电源供电: VDD, VDDQ = 1.8 V ± 0.1 V
◆双数据速率架构;每个时钟周期的两次数据传输
◆CAS 延迟: 3, 4, 5, 6 和 7
◆连续传输周期数: 4 和 8
◆时钟差输入CLK和/CLK
◆写入数据的掩码(DM)
◆输入命令正边沿触发时钟脉冲, 数据和数据掩码用到/ DQS两端
◆读取延迟 = CAS 延迟 (RL = AL + CL)
◆读写连续传输时自动充电
◆自动刷新和自刷新模式
◆断电时预先充电和低功耗运行
◆写入数据掩码
◆写入延迟=读取延迟- 1 (WL = RL - 1)
◆接口: SSTL_18
W972GG6KB:
型号 | 电压 | 频率 | 温度 | 结构 |
W972GG6JB | 1.8V±0.1V | 1066/800/667Mbps | 商业级,工业级汽车工业级 | 128Mbit x16 8 Banks |
W972GG6KB | 1.8V±0.1V | 1066/800/667Mbps | 商业级,工业级汽车工业级 | 128Mbit x16 8 Banks |
◆电源供电: VDD, VDDQ = 1.8 V ± 0.1 V
◆双数据速率架构;每个时钟周期的两次数据传输
◆CAS 延迟: 3, 4, 5, 6 和 7
◆连续传输周期数: 4 和 8
◆时钟差输入CLK和/CLK
◆写入数据的掩码(DM)
◆输入命令正边沿触发时钟脉冲, 数据和数据掩码用到/ DQS两端
◆读取延迟 = CAS 延迟 (RL = AL + CL)
◆读写连续传输时自动充电
◆自动刷新和自刷新模式
◆断电时预先充电和低功耗运行
◆写入数据掩码
◆写入延迟=读取延迟- 1 (WL = RL - 1)
◆接口: SSTL_18
W9751G6KB:
型号 | 电压 | 频率 | 温度 | 结构 |
W9751G6KB | 1.8V±0.1V | 1066/800/667Mbps | 商业级,工业级汽车工业级 | 32Mbit x16 4 Banks |
◆电源供电: VDD, VDDQ = 1.8 V ± 0.1 V
◆双数据速率架构;每个时钟周期的两次数据传输
◆CAS 延迟: 3, 4, 5, 6 和 7
◆连续传输周期数: 4 和 8
◆时钟差输入CLK和/CLK
◆写入数据的掩码(DM)
◆输入命令正边沿触发时钟脉冲, 数据和数据掩码用到/ DQS两端
◆读取延迟 = CAS 延迟 (RL = AL + CL)
◆读写连续传输时自动充电
◆自动刷新和自刷新模式
◆断电时预先充电和低功耗运行
◆写入数据掩码
◆写入延迟=读取延迟- 1 (WL = RL - 1)
◆接口: SSTL_18